Dari oscilator hartley atau colpit dengan penstabil frekuensi PLL(Phase Lock Loop), FLL (Frequency Lock Loop), dan sekarang sudah ada pembangkit signal full digital, yaitu DDS (Direct Digital Synthesis). meskipun spurious ne akeh. Apa itu DDS ?
Suatu acuumulator/register dengan penambahan data terjadi pada setiap clock dari suatu oscilator, yang menghitung mulai dari 0 sd seluruh bit dari accumulator 1, adalah waktu terbesar atau dengan kata lain frekuensi terkecil yang dapat dihasilkan oleh adanya accumulator tersebut atau dapat juga kita sebut frekuensi resolusi. Lalu bagai mana kita dapat mengubah frekuensi dari output DDS?...Pengisian data pada accumulator berarti kita memperpendek waktu accumulator penuh (kondisi bit semua 1) atau kita memperbesar frekuensi output, pada data IC kita kenal dengan Δ Phase. Waktu accumulator mencapai penuh merupakan satu perioda, kemudian pembentukan signal digunakan ADC (analog to digital converter)seperti gambar dibawah ini.
Pada AD9850 Δ Phase mempunyai 32 bit tuning word, dengan demikian frekuensi outputnya adalah
fOUT = (Δ Phase × CLKIN)/(2^32).
Untuk pengiriman data 32 bit secara paralel dilakukan sebanyak 5 x 1byte. Data Byte pertama (W0) =0, dimana kita mengaktifkan DDS dengan phasa 0. W1 (MSB) sd W4 merupakan data frekuensi.
Tidak ada komentar:
Posting Komentar